

# תוכן העניינים:

| 2 | אבנה המחשב ותכן לוגי<br>צניית רכיבים לוגים |  |
|---|--------------------------------------------|--|
| 2 |                                            |  |
| 2 | יחידת ה-ALU:ALU:                           |  |
|   | סיכום כללי:                                |  |
| 7 | שאלות :                                    |  |
| 8 | תשובות סופיות:                             |  |
| 9 | מקבץ האוגרים (Register File):              |  |
| 9 | סיכום כללי:                                |  |



# מבנה המחשב ותכן לוגי בניית רכיבים לוגים

## יחידת ה-ALU:

#### סיכום כללי:

#### :(Arithmetic Logic Unit) ALU-יחידת ה־

יחידה חישובית המבצעת פעולות אריתמטיות (חיבור וחיסור) ולוגיות (פעולות OR ,AND, וכוי).

#### יחידת ALU של ביט אחד (1-bit ALU):

- פעולות לוגיות AND ו-OR הן מיידיות למימוש:
- Result = ab : כאשר Operation = 0 : כאשר
- Result = a+b : כאשר Operation = 1: ס
  - נממש חיבור באמצעות בלוק .F.A

$$:$$
 כאשר Operation = 2 : כאשר CarryOut =  $a \cdot \text{CarryIn} + b \cdot \text{CarryIn} + a \cdot b$ 

$$Sum = a \cdot \overline{b} \cdot \overline{CarryIn} + \overline{a} \cdot b \cdot \overline{CarryIn} + \overline{a} \cdot \overline{b} \cdot CarryIn + a \cdot b \cdot CarryIn$$

- .CarryIn = 1 נממש חיסור עייי הכנסת
- .Result = a b : נקבל: CarryIn = 1-1 Operation = 2 : ס
  - : נממש פעולות NOR ו-NAND עייי שימוש בחוקי דה-מורגן
- . Result = a+b : נקבל: Binvert = 1 , Ainvert = 1 , Operation = 0: סאשר
  - . Result =  $\overline{ab}$  : נקבל: Binvert = 1 , Ainvert = 1 , Operation = 1 : ס
    - .Operation = 3 כאשר slt נממש פעולת



#### :1-but ALU תיאור סכמתי של יחידת



#### :(32-bit ALU) של 32 ביטים ALU יחידת

לאחר שהשתמשנו יחידת ALU של ביט אחד, נוכל להתייחס אליו כאל קופסה שחורה ולשרשר מספר יחידות על מנת לממש פעולות על מילים שלמות (32 ביטים). Resulto ↔

### אופן הסימון:

בהתאם לשירשור, יחידת ה-ALU הנמוכה ביותר בסדר החשיבה תסומן ALU0 ובהתאם כניסותיה ויציאותיה ALU0 ובחשיבה תסומנו כך: A0, B0, CarryIn0, Result0 וכו׳. בשמתקדמים עם סדר החשיבות נקבל סימונים: ALU1

כשמונקו מים עם סדר החשיבות נקבל סימונים: ALUT וכוי עד ל-ALU31 עם כל כניסותיו ויציאותיו.

#### קווי הבקרה:

חשוב לציין כי קווי הבקרה תמיד יהיו זהים לכל יחידות ה-ALU.



3



#### :1-bit ALU עבור (Let in Less Than) slt פעולת

.(rs  $\geq$  rt : וערך של 0 לוגי אחרת (כלומר rs < rt לוגי אם 1 לוגי אחרת slt ביט ה-slt

תוצאת (rd = Register destination) אליו תוצאת אהגדיר אוגר יעד (rd = Register destination) אליו תוצאה אליו ההוראה slt מחזיר תוצאה של ביט אחד, והוא ה-rd = Register אליו תוצאה ההוראה היכתב. היות ו-rd = Register אליו תוצאה של ביט אחד, והוא ה-rd = Register היית ו-rd = Register היית היית ו-rd = Register היית ו-r

במקרה שלא מתקיים  $\rm slt=0$  אז  $\rm slt=0$  אז רא רצף של 32 אפסים.  $\rm slt=0$  אז רא רא מתקיים אז רא רא רא או  $\rm slt=1$  אז רא רא או רא במקרה שמתקיים אז  $\rm slt=1$  או רא רא או במקרה שמתקיים במקרה שלו יהיה במקרה במקרה שלו יהיה במקרה במקרה

#### יחידת ה-ALU האחרונה (ה-MSB):

כאשר Gperation = 3 בכל אחד מיחידות ה-Operation = 3 כאשר Sum[31] האחרון נתעניין בתוצאת החיסור A-B ולכן סיבית ה-ALU בפרט, ב-ALU0. תשורשר ל-ALU0.





#### מבנה כללי של יחידת ALU של 32 ביטים:

- Binvert את מחברים את Binvert לסיבית בקרה
  - מגדירים סיבית בקרה zero לפי:

 $zero = \overline{\left( Result31 + Result30 + Result29 + ... + Result1 + Result0 \right)}$  . מטרת סיבית זו היא להתריע אם שני המספרים B ו-B מטרת סיבית זו היא להתריע אם שני המספרים





#### יחידת ה-ALU - סימון וטבלאות:

יחידת (ADD/SUB) יחידת לבצע פעולות לבצע פעולות לבצע ופעולות המסוגלת הינה יחידה המסוגלת לבצע פעולות אריתמטיות (ADD, OR, NOR). ה-ALU מקבל בכניסתו מידע משני אוגרים בני 32 ביטים, ALU-, ALU-

$$B = (b31 \ b30 \ .... \ b1 \ b0)$$
ר A =  $(a31 \ a30 \ .... \ a1 \ a0)$  : כאשר

ו-4 קווי בקרה:

| MSB     |         |            | LSB        |
|---------|---------|------------|------------|
| ALUOp3  | ALUOp2  | ALUOp1     | ALUOp0     |
| Ainvert | Bnegate | Operation1 | Operation0 |

| ALU control lines | Function         |
|-------------------|------------------|
| 0000              | AND              |
| 0001              | OR               |
| 0010              | Add              |
| 0110              | Subtract         |
| 0111              | Set on less than |
| 1100              | NOR              |
|                   | •                |



#### : יחידת ה-ALU מוציאה

- . Result = (Result31 , .... , Result0) : תוצאה אריתמטית/לוגית  $\bullet$  . Result = Operation(A,B) כאשר comparts (CAB והפעולה נקבעת עייי קווי הבקרה.
  - : 4 דגלים (ביט בודד) של חיווי
- ו-B ו-B ביט שנדלק (עולה ל-1) אם המידע בשני האוגרים Zero ס
  - . שמעיד על גלישה לפי ייצוג ללא סימן CarryOut31 הביט Carry
    - . ביט שנדלק במידה והתרחשה גלישה אריתמטית Overflow
- הוא שלילי (1) הביט Result31 המעיד כי המספר המאוחסן Sign המעיד כי המטפר הביט או חיובי (0) בשיטת המשלים ל-2.



#### שאלות:

בסיסית. ALU בשאלה זו נתייחס למצבי הבקרה של יחידת



**ALU Operation** 

CarryOut

ב. נניח יחידת ALU של 8 ביטים.

: מכניסים את המידע הבא

 $b = 1111\ 0000 - 1$   $a = 0000\ 1111$ 

: עבור ALU Operation Control Lines- קבעו מה צריכים להיות

- . Result = 00000000 (1)
- . Result = 111111111 (2)
- . Result = 00011111 (3)
- ALU- הממוקמת בתוך בלוק ה-Overflow Detection הממוקמת בתוך בלוק ה-1bit ALU, האחרון, סיבית ה-Overflow המופיעה בסכמה של יחידת ה-1-bit ALU האחרון. מטרתה להתריע על זליגה אריתמטית. לצורך המימוש, נניח ALU בגודל 32 ביטים.
  - sum31 באמצעות הסיביות Overflow Detection-א. ממשו את יחידת באמצעות הסיביות CarryOut31 בלבד.
  - ב. כעת הניחו כי סיבית ה-CarryOut31 אינה זמינה. הציעו מימוש נוסף ליחידת ה-Overflow Detection באמצעות הסיביות: sum31-1 B31 ,A31





3) לפניכם מספר משפטים.

קבעו מי מהמשפטים נכון ומי לא נכון. נמקו את טענתכם.

- א. בחיבור של שני מספרים בני N סיביות הייצוג ללא סימן מהצורה א . בחיבור של שני מספרים אז הערך אם  $A = \begin{bmatrix} a_{N-1} \dots a_0 \end{bmatrix}$  . בלבד) יהיה קטן מערכי המספרים המחוברים.
- ב. סיבית ה-Overflow מתייחסת רק לחיבור של שני מספרים בשיטת משלים ל-2 ולא אף הצגה אחרת.
- Overflow-היבית, ביטים, בני N ביטים שני של שני היגוג בינארי רגיל של בייטות בייצוג בינארי רגיל של מספרים במדעסעותן. CarryOut[N-1]- וסיבית ה
  - ד. בהינתן יחידת ALU באורך אריתמטית ליגה ALU בהינתן הידת מספרים שתוצאת ערכם גדולה אדי לייצוג ב-N ביטים.

#### תשובות סופיות:

 $\overline{a} + b : 1001$  עבור  $\overline{a} - b = \overline{a} + \left(\overline{b} + 1\right) : 1110$  א. עבור 1001

עבור 1011: אף פעולה.  $\overline{ab}$  : 1101 עבור

Sub(a,b) (3) .  $\Box$  OR(a,b) (2) .  $\Box$  AND(a,b) (1) .

. ראו מימושים ושיקולים בסרטון הוידאו.

א. הטענה נכונה. ב. הטענה נכונה. ג. הטענה לא נכונה. ד. הטענה לא נכונה.



# מקבץ האוגרים (Register File):

#### סיכום כללי:

#### מבנה עקרוני של אוגר/מחסנית (Register):

אוגר (או : מחסנית) בנוי מ-32 יחידות של Edged-Triggered D-latches אוגר (או : מחסנית) בטכמה הבאה. לכל יחידות הזכרון כניסת שעון משותפת המאפשרת למילה שבכניסת האוגר לחלחל לתוכו. בעליית השעון ערך המילה תישמר במוצאים  $Q_{31}Q_{30}...Q_{1}Q_{0}$ 



#### מתודולוגית תזמון (Clocking Methodology):

כשעוסקים במעגלים הכוללים יחידות צירופיות ורכיבי זיכרון, יש חשיבות לבחירת שופן הפעולה שלהם ביחס למחזור השעון. נתייחס ל-edge-triggered clocking ונתבונן בסכמה הבאה:



- ערכי הכניסות למעגל הצירופי הן אלו השמורות ב-1 state element לפני עליית השעון.
- state element 2- המעגל הצירופי חייב לסיים לבצע את פעילותו כך שיציאותיו יחלחלו ל- בטרם עליית השעון ההבאה.
  - בעליית השעון הנוספת, מוצאי המעגל הצירופי ייכנס ל-state element 2



#### :הערה

במידה ובכל עליית שעון מתרחשת כתיבה ל-state element, מקובל שלא לכלול את קו write-write. מאידך, אם מתרחשת כתיבה בצורה אסינכרונית, נכלול את קו ה-write לרכיבי הזיכרון וכאשר הוא יהיה על יגבוהי תתרחש כתיבה (כלומר: עדכון) של מידע בעליית השעון הסמוכה.

מתודולוגית ה-edge-triggered מאפשרת לנו לקרוא את התוכן של אוגר, לשלוח אותו ללוגיקה צירופית כלשהי, ולכתוב אותו חזרה לאותו האוגר:



#### י Register Files סכמה של רכיב זיכרון

הרכיב ה-Register File של משפחת ה-MIPS32 הוא אחד מאבני הבניין המהותיים ביותר של המעבד.

המבנה הבסיסי ביותר כולל:

- שתי כניסות (פורטים) קריאה של מידע מאוגרים
  - כניסת כתיבה של מידע
  - (Write Data BUS line) קו המידע
    - (Write) ביט איפשור לכתיבה
  - (Clk) כניסת שעון לצורך פעולת כתיבה
  - (Read DataX) שתי יציאות מידע מהאוגרים





#### מבנה פנימי עקרוני - קריאה מהזיכרון:

קריאה מהזיכרון לא דורשת כניסת שעון מכיוון שהמידע שמור באוגרים בכל זמן. יש לספק רק את מספר האוגר שממנו נרצה לקרוא את המידע.

> רכיב הזיכרון של ה-MIPS32 מאפשר קריאה כפולה של מידע מאוגרים:

> > קריאה לא דורשת כניסת שעון (המידע שמור באוגרים).

בשביל קריאה נצטרך את הכניסות:

- מספר האוגר הראשון.
  - מספר האוגר השני.

יציאות הרכיב:

- . הערך שבאוגר הראשון
  - הערך שבאוגר השני.



### מבנה פנימי עקרוני - כתיבה לזיכרון:

כתיבה לזיכרון מתבצעת על אוגר אחד, אליו יש לכתוב את המידע המבוקש.

חלק זה מורכב מ-3 כניסות:

- מספר האוגר אליו יש לכתוב את המידע (Write Register).
- המידע אותו יש לכתוב (Write Data).
  - כניסת שעון (Clk) עם ביט איָפָשוּר (Write).

